HyperAIHyperAI

Command Palette

Search for a command to run...

Skyworks präsentiert ultraschnelle Taktbuffer für Datenzentren und 6G

Skyworks Solutions hat mit der Einführung der neuen SKY53510/80/40-Familie von Clock-Fanout-Buffers eine neue Benchmark im Bereich ultra-niedriger Jitter für hochgeschwindige Kommunikationsinfrastrukturen gesetzt. Die Chips sind speziell für Datenzentren, drahtlose Netzwerke und Anwendungen im Rahmen von PCIe Gen 7 entwickelt worden und adressieren die steigenden Anforderungen an Timing-Genauigkeit in modernen High-Speed-Systemen. Mit der Verbreitung von KI, Cloud-Computing und 5G/6G-Netzwerken wird Signalintegrität zunehmend entscheidend für Leistung und Zuverlässigkeit. Die neuen Buffers bieten eine skalierbare, hochpräzise Lösung, die Designprozesse vereinfacht, die Entwicklungszeit verkürzt und gleichzeitig die Zukunftssicherheit von Systemen für kommende Standards wie PCIe Gen 7 und 6G gewährleistet. Die SKY53510/80/40-Familie verfügt über einen 3:1-Eingabemultiplexer (inkl. Kristall-Eingang), einen einzelnen differenziellen Ausgang und bis zu zehn differenzielle Ausgänge. Die Geräte sind in kompakten, thermisch optimierten QFN-Gehäusen mit Abmessungen von 7x7 mm (10 Ausgänge), 6x6 mm (8 Ausgänge) und 5x5 mm (4 Ausgänge) erhältlich und sind pin-kompatibel zu gängigen Industriestandards, was eine einfache Integration und Multi-Sourcing ermöglicht. Sie unterstützen Eingangsslew-Raten ab 0,75 V/ns und Ausgangsspannungen von 1,8 V, 2,5 V und 3,3 V, was robuste Leiterplatten-Designs mit geringen Signalintegritätsproblemen wie Reflexionen, Crosstalk und Bodenbounce ermöglicht. Ein zentrales Merkmal ist die extrem niedrige additive RMS-Phasenjitter-Leistung: 35 fs bei 156,25 MHz und nur 3 fs bei 100 MHz – eine Leistung, die für PCIe Gen 7 kritisch ist. Zudem unterstützt die Familie universelle Formatumwandlung zwischen LVPECL, LVCMOS, LVDS, HCSL, CML, SSTL, HSTL und AC-kopplten Single-Ended-Signalen, mit wählbaren Ausgängen wie LVPECL, LVDS, HCSL oder Tristate. Die Geräte arbeiten mit separaten Kern- und Ausgangsspannungen (1,8 V, 2,5 V, 3,3 V), verfügen über integrierte LDOs mit einer PSRR von über 70 dBc und sind für Temperaturen von -40 °C bis +95 °C (Bretttemperatur bis +105 °C) geeignet. Der sehr niedrige Rauschfuß von -166 dBc/Hz macht sie besonders für SyncE-Anwendungen bei 156,25 MHz geeignet. Die Buffers lassen sich ideal mit anderen Skyworks-Produkten wie den Si551x Network Synchronizers, der SKY63104/5/6-Familie von Jitter-Attenuating Clocks und dem SKY62101 Ultra-low Jitter Clock Generator kombinieren, um vollständige Clock-Tree-Lösungen für 6G-Infrastruktur, 800G/1600G-Netzwerke und KI-Datenzentren mit 112G/224 PAM4 SerDes zu bilden. Die Proben und Serienlieferungen sind ab sofort verfügbar, unterstützt durch den SKY53510-EVB-Entwicklungssatz. Bewertung und Hintergrund: Industrieexperten loben die neue Familie als „einen Meilenstein in der Signalintegrität für Hochgeschwindigkeits-Infrastrukturen“. Die Kombination aus extrem niedrigem Jitter, Flexibilität und thermischer Effizienz macht die Chips besonders attraktiv für Hersteller von Switches, Router und KI-Chips. Skyworks, ein S&P-500-Unternehmen mit Schwerpunkt auf analoger und gemischtsignaliger Elektronik, positioniert sich damit weiter als Schlüsselanbieter für die nächste Generation von Netzwerk- und Recheninfrastrukturen. Die Einführung unterstreicht die strategische Ausrichtung auf hohe Präzision und Systemintegration in kritischen Anwendungen.

Verwandte Links