Cadence 推出行业首款 DDR5 12.8Gbps MRDIMM Gen2 内存 IP,加速云端 AI 发展
Cadence近期宣布推出业界首个在台积电N3工艺上实现的DDR5 12.8Gbps MRDIMM Gen2内存IP系统解决方案。这一创新技术旨在提升数据中⼼和企业级应用中的内存带宽,以满足不断增长的AI处理需求,特别是在云端AI应用中。 新 Cadence DDR5 12.8Gbps MRDIMM IP 系统解决方案包含物理层(PHY)和高性能控制器,提供完整的内存子系统。该设计已经通过最新的MRDIMM Gen2硬件验证,达到顶级的12.8Gbps数据传输速率,比当前DDR5 6400Mbps DRAM部件的带宽提升了一倍。DDR5 IP内存子系统基于Cadence经过硅验证的高性能架构,具备超低延迟加密和领先的RAS特性,能够灵活适配下一代SoC和芯片的设计需求,同时针对不同应用的功耗和性能进行微调。 Micron副总裁兼数据中⼼产品总经理Praveen Vaidyanathan表示,Cadence 的 DDR5 IP 产品线与 Micron 的 1γ (1-gamma) DRAM 相结合,能够满足数据中⼼和企业环境中对更高内存带宽、密度和可靠性的需求,助力下一代AI/ML和高性能计算(HPC)应用的发展。 Montage Technology总裁Stephen Tai提到,Cadence的DDR5 MRDIMM IP系统解决方案与Montage的内存缓冲器相结合,为未来服务器提供了高性能的内存子系统。Montage的MRCD02/MDB02芯片能够支持12.8Gbps的数据速率,为服务器和数据中⼼产品的发展做好了准备。 Cadence高级副总裁兼硅解决方案集团总经理Boyd Phelps介绍,数据中⼼和企业应用将显著受益于这一新解决方案,已有多家大客户选择Cadence来提供这项创新技术。这一领先技术不仅提升了现有产品的性能,还为客户的未来SoC和芯片产品建立了坚实的路线图,确保了长期的竞争力。 Cadence还通过其DDR5验证IP (VIP) 进行了DDR5控制器和PHY的验证,确保了IP和SoC验证的快速完成。该DDR5 VIP包括从IP到系统级验证的完整解决方案,涵盖了DFI VIP、DDR5内存模型和系统性能分析器。 业内人士认为,Cadence DDR5 12.8Gbps MRDIMM IP系统解决方案在数据中⼼和企业应用中具有重大意义,能够显著提升内存带宽和处理效率,满足快速发展的AI和HPC应用的需求。Cadence作为AI和数字孪生领域的市场领导者,其设计解决方案在硅系统工程中起到了关键作用,支持全球领先的半导体和系统公司开发下一代产品。2024年,Cadence被《华尔街日报》评为全球100家最佳管理公司之一,显示了其在技术创新和企业管理方面的卓越表现。欲了解更多信息,可访问Cadence官网的DDR5 MRDIMM PHY和控制器页面。
