Alphawave Semi 在台积电 2 纳米工艺上成功流片 36G UCIe™ IP,推动下一代 AI 平台发展
伦敦和多伦多——(商业电讯)——Alphawave Semi(伦敦证券交易所代码:AWE),全球领先的数据连接和计算芯片供应商,近期宣布了成功完成其在业界首批采用台积电2纳米工艺的UCIe™ IP子系统的流片工作。这款产品支持高达36Gbps的chiplet之间数据传输速率,与台积电的Chip-on-Wafer-on-Substrate(CoWoS®)先进封装技术全面集成,为下一代高性能计算平台提供了前所未有的带宽密度和扩展能力。 这一里程碑事件标志着Alphawave Semi在先进制程技术领域的重大突破。UCIe™标准由包括英特尔、日月光、AMD、Arm、谷歌云、高通、三星和台积电在内的多家行业龙头共同提出,旨在推动chiplet技术的发展,实现不同厂商、不同工艺的chiplet之间的高速互连。Alphawave Semi通过此次流片,不仅证明了自己在2纳米节点上的技术实力,也为未来高性能计算市场的增长铺平了道路。 该公司的首席执行官Tony Pialis表示:“我们非常自豪能够率先在2纳米工艺上成功开发UCIe™ IP。这不仅体现了我们在高带宽、低延迟互连技术上的领先地位,也彰显了我们与台积电紧密合作的重要成果。随着AI应用和数据中心需求的持续增长,这样的技术创新将有助于构建更强大的基础设施。” 据悉,这款36G UCIe™ IP子系统将在未来的多芯片模块(MCM)设计中发挥关键作用。它不仅能够提供极高的数据传输速率,还能有效降低能耗和成本,为AI、机器学习和高性能计算等领域带来显著优势。Alphawave Semi计划在今年晚些时候向合作伙伴和客户开放这款产品,预计将进一步推动chiplet技术的普及和发展。 业内人士认为,这一进展将对整个半导体行业产生深远影响。chiplet技术被认为是后摩尔定律时代的关键解决方案之一,通过将复杂的系统分解为多个小芯片,实现更高性能和更低能耗。Alphawave Semi的这一举措不仅展示了2纳米技术的可行性和成熟度,也表明芯片制造商正在积极迎合并推动这一新兴市场的发展。 Alphawave Semi成立于2017年,总部位于加拿大,是一家专注于高性能数据连接和计算芯片设计的公司。该公司近年来发展迅速,已经与多家业内巨头建立了合作关系,旨在通过先进的技术支持全球技术和通信基础设施的发展。此次成功开发2纳米UCIe™ IP,再次巩固了该公司在技术前沿的地位。